在FPGA设计中,内部的FIFO设计是 个不可或缺的内容,其设计的质师会直接影响FPGA的逻辑容量和时序。在Xilinx中的某些高端器件是内置的FIFO控制器,在coregen中可以直接产生这的硬FIFO控制器, 强烈建议能够使用硬的H...
分类:EDA/PLD/PLC 时间:2008-09-16 阅读:6445 关键词:基于FPGA内部的FIFO设计FIFOFPGA
1 引言 FIFO(First In First Out)是一种具有先进先出存储功能的部件,在高速数字系统当中通常用作数据缓存。在高速数据采集、传输和实时显示...
分类:工业电子 时间:2008-08-30 阅读:2665 关键词:基于SRAM和DRAM结构的大容量FIFO的设计SRAM|FIFO
FIFO (先进先出队列)是一种在电子系统得到广泛应用的器件,通常用于数据的缓存和用于容纳异步信号的频率或相位的差异。FIFO的实现通常是利用双口RAM和读写地址产生模块来实现的。FIFO的接口信号包括异步的写时钟(...
分类:EDA/PLD/PLC 时间:2008-05-19 阅读:1668 关键词:异步FIFO的VHDL设计
LOGICDevice公司(纳斯达克:LOGC),作为一家开发高性能专用集成电路供应商,10月31日宣布已经开始交付新一代的LF3324帧缓冲器/先进先出存储器(FIFO)的样品。该器件集成了24兆位内存和集顺序存取及随机存取模式于一身的...
分类:其它 时间:2007-12-06 阅读:1517 关键词:LOGIC Devices推出先进先出存储器(FIFO)
在高速数据采集系统中,若A/D转换器直接与微处理器MCU相接,则因高速A/D的转换速率较高,迫使MCU不断地读取转换结果,因而就占用了MCU大部分的I/O带宽,降低了MCU的工作效率。 在此情况下通常都会加缓存器...
分类:其它 时间:2007-11-15 阅读:1935 关键词:用FIFO实现A/D与ARM处理器的接口ADR42116C550LPC2210CY7C4255AD7671CY7C4255VLPC2200
摘要:本文详细说明了一种新型异步FIFO的设计方法。该异步FIFO的宽度为8位,深度为16,支持深度为1的buffer模式。水位可编程。它具有四种FIFO状态,对于DMA和中断的支持非常有用。关键词:异步FIFO;水位;Verilog引...
分类:其它 时间:2007-11-09 阅读:3270 关键词:一种新型异步FIFO的设计
1引言FIFO(FirstInFirstOut)是一种具有先进先出存储功能的部件。在高速数字系统当中通常用作数据缓存。在高速数据采集、传输和实时显示控制领域中.往往需要对大量数据进行快速存储和读取,而这种先进先出的结构特点...
分类:其它 时间:2007-10-29 阅读:2150 关键词:基于SRAMDRAM的大容量FIFO的设计与实现HY64UD16322AHY57V281620E
许多设计需要FIFO弹性缓冲器,在不同时钟速率的次系统和通道的需求中形成桥梁。然而,在某些应用中,需要FIFO缓冲器实现数据转换。一个例子是,通过FIFO缓冲器,将8位ADC连接到16位数据总线的微处理器(图1)。不幸...
摘要:对照一般通用FIFO的外部控制线,以及视频服务器应用的具体要求,设计完成用CPLD和外部SRAM构成的大容量、廉价、高速FIFO,除了可以满足视频服务器码流缓冲的需要外,也可以作为一个通用的大容量FIFO。关键词:...
分类:其它 时间:2007-10-19 阅读:2358 关键词:用CPLD和外部SRAM构成大容量FIFO的设计EPM7128SQC100-6
1 FIFO概述 FIFO芯片是一种具有存储功能的高速逻辑芯片,可在高速数字系统中用作数据缓存。FIFO通常利用双口RAM和读写地址产生模块来实现其功能。FIFO的接口信号包括异步写时钟(wr-clk)和读时钟(rd-clk)...
分类:其它 时间:2007-09-30 阅读:2981 关键词:高速大深度新型FIFO存储器IDT72V3680的应用PCI9656IDT72V36110IDT72V3640
设计工程师通常在FPGA上实现FIFO(先进先出寄存器)的时候,都会使用由芯片提供商所提供的FIFO。但是,由于其通用性使得其针对性变差,某些情况下会变得不方便或者将增加硬件...
分类:EDA/PLD/PLC 时间:2007-09-29 阅读:1540 关键词:在FPGA中基于信元的FIFO设计方法
目前数据采集系统朝着高速和高的方向发展。随着FPGA的集成度和运行速度的提高,可以满足高速数据采集系统的需求。FPGA内部具有丰富的存储单元,易于实现各种存储器(如FIFO...
分类:EDA/PLD/PLC 时间:2007-09-24 阅读:2061 关键词:利用FPGA实现异步FIFO设计SRAMFPGAHOLDASICFIFO256MB
近几年基于MPEC-2的DVB普通数字电视在美国、南美、亚洲、大洋洲和非洲通过卫星进行广播。基于MPEG-2/DVB的多路节目复用器是数字电视传输系统的关键设备之一,因此,它的研发显得尤为重要。目前,复用器的设计方案主...
分类:EDA/PLD/PLC 时间:2007-08-02 阅读:1606 关键词:基于FPGA的MPEG-2复用器中FIFO的一种设计方案
摘要:在由TMS320C6701组成的多DSP并行信号处理系统中,DSP片间的互连性能成为系统性能的关键指标。本文从硬件和软件两个方面讨论了基于BiFIFO的DSP间高速互连的设计方案。引言在一些应用中需要利用多DSP进行阵列运...
分类:单片机与DSP 时间:2007-04-29 阅读:1943 关键词:基于BiFIFO的多DSP高速互连系统设计TMS320C6701TMS320CY7C43684EA20
摘要:在采用CCD对非透明薄板厚度的测量系统设计中,采用高速A/D和DSP等器件进行电路设计可以确定CCD的像点位置。由于A/D转换器的采样速率和DSP的工作时钟频率相差非常大,为了提高DSP的工作效率,避免数据丢...
分类:其它 时间:2007-04-29 阅读:1417 关键词:用FIFO设计A/D与DSP之间的接口
摘要:在IP网络中支持QoS是近年来研究的热点,而IDT公司推出的新型存储器件——多队列FIFO能够支持QoS的应用。因其具有单器件下支持可配置的多个队列,并具有可级联使用的高度灵活性,该器件在支持数据区分缓存和处...
分类:通信与网络 时间:2007-04-28 阅读:1522 关键词:多队列FIFO——支持网络QoS的重要芯片
摘要:使用FIFO同步源自不同时钟域的数据是在数字IC设计中经常使用的方法,设计功能正确的FUFO会遇到很多问题,探讨了两种不同的异步FIFO的设计思路。两种思路都能够实现功能正确的PIFO。 关键词:异步FIFO 握手...
分类:单片机与DSP 时间:2007-04-28 阅读:1503 关键词:一种异步FIFO的设计方法