高输入轨电压的降压转换器的FET损耗化
出处:tyw 发布于:2010-01-21 11:40:24
美国国家半导体公司
工程师经常会面临的难题是,如何选择输入电压轨才能 使DC-DC在负载点(POL)的工作性能达到。对于 超过12V的高电压轨,通常需要中间稳压级,这会降低总体 效率并增加成本。然而,和控制器IC的新一代产品可 由这些高输入轨电压直接提供POL的稳压。一般情况下将降 压稳压器作为POL应用的器件,但其效率在极大程度上取决 于高边(HS)和低边(LS)的MOSFET(FET)组合的优化。在较 低输入电压时,经常能采用相同的高边和低边FET,然而对 于较高的输入电压,这些FET的选择标准是不同的,这也是 本应用注释所要讨论的主题。
降压转换器的损耗机理
图1 中的电路描述了直流–直流降压(Buck)稳压器电路的 基本结构,采用LM5116作为脉冲宽度调制器(PWM)控 制器。关键的电流路径是从VIN通过高边FET并经过至 输出;另一种选择是,从接地端穿越Rs和低边FET至输出 端。沿着这条路径上产生的FET功率损耗在所有损耗中居主 导地位。
点此全文:
版权与免责声明
凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,//tgdrjb.cn,违反者本网将追究相关法律责任。
本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。
如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。
- 深入探究 LDO 的砖墙限流与过流关断保护机制2025/6/26 15:50:56
- 硬核收藏!10 个硬件设计必备经典电路全解析2025/6/26 15:36:05
- 48V/54V 转内核电压新突破:一步转换方案深度剖析2025/6/24 16:08:52
- 深入解析开关电源 PWM、PSM、PFM 三种模式的原理与应用2025/6/24 15:47:08
- 全面解析反激电源与充电器:从基础原理到进阶应用2025/6/23 15:22:35