使用逻辑信号、交流耦合和接地栅极驱动 CMOS 图腾柱
出处:网络整理 发布于:2024-04-10 16:54:32
如果(幸运的是)它们不是,我们就得到了图 1。
FET ON/OFF 栅源电压电平位于逻辑信号偏移范围内,并且
逻辑信号源具有足够的驱动能力来应对并联的 FET 输入电容。
第2项尤为重要,因为它影响图腾柱效率的大敌——交叉传导。
经常发生的情况是,在Q1导通和Q2不导通到相反状态之间的转变过程中,两个导通时会有一段重叠的时间间隔。这就是“交叉传导”,它会浪费电力,有时甚至会浪费很多电力。持续时间越长,浪费就越大。交叉导通的持续时间取决于逻辑信号完成0/1或1/0转换所需的时间,这取决于对各个栅极输入电容充电和放电所需的时间。延迟一个 FET 关断的电容也会延迟其互补伙伴的开启,这一事实在一定程度上缓解了跨导问题,但速度仍然至关重要。
现在假设 Q1 的 V ++源电压高于 V L。现在怎么办?图 2显示了一个简单的解决方案:交流耦合。
当然,只有当逻辑信号始终具有交流分量时,这种简单的修复才有效。也就是说,如果其占空比既不是 0%(始终关闭)也不是 100%(始终打开):0% < DC < 100%。C1 的电容应至少比 Q1 的栅极电容大一个数量级(例如,1 nF)。虽然 D1 通常可以是普通结型(例如 1N4148),但如果需要额外数百 mV 的栅极驱动,肖特基型二极管可能是更好的选择。
如果图腾的负轨低于地面,交流耦合也可以发挥作用,如图3所示。当然,同样的直流限制也适用。
那么,如果直流电不遵守规则,并且我们不能依靠简单的二极管来定义信号电平怎么办?参见图 4。
小信号晶体管 Q3 配置为共栅非反相高速,将必要的稳态电流传输至 Q1。选择足够低的 R2 电阻来提供 Q2 的预期源极至栅极漏电流(R2 = 10k通常是一个非常保守的选择),然后R1 = R2(V ++ /V L – 1)。
当然,如图5所示,同样的技巧也适用于负图腾轨。
上一篇:什么是射频?什么是射频信号?
下一篇:信号与系统分析简介
版权与免责声明
凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,//tgdrjb.cn,违反者本网将追究相关法律责任。
本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。
如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。
- 探秘 EMC:数字地与模拟地的区别、接地方式及案例解析2025/7/2 16:23:13
- 信号衰落因素剖析与测试解决方案2025/7/1 16:51:01
- 信号协同仿真:解析 SSN 产生机制与实际案例2025/7/1 16:19:53
- 揭秘滤波电路:四种基本类型的原理与用途2025/6/27 16:22:15
- 无线通信信号衰落因素及有效测试解决之道2025/6/27 15:49:53