计算所采用Cadence Incisive Xtreme Ⅲ系统来验证下一代多核处理器设计
出处:stycx 发布于:2009-06-03 11:57:55
电子设计创新企业Cadence设计系统公司(NASDAQ: CDNS)今天宣布,中国科学院计算技术研究所(简称计算所)采用了Cadence? Incisive?Xtreme Ⅲ? 系统,来加速其下一代6400万门以上龙芯3号多核处理器RTL设计和验证流程的开发。
计算所为开发先进的65和45纳米多核处理器而部署Incisive Xtreme Ⅲ系统,使计算所的工程师可以在确认软件操作的同时加速系统级验证。Xtreme Ⅲ系统满足了计算所的目标:在加速软硬件开发的同时降低昂贵的重制风险。
“Xtreme Ⅲ系统使我们的仿真运行时过程速度提高860倍,并使我们下一代龙芯3号多核设计协同验证成为可预测的过程,它带来了实质性的影响,”计算所架构师胡伟武博士表示。“Cadence的技术已帮助我们提高了龙芯3号开发的整体生产力、可预测性和品质。”
使用Xtreme Ⅲ系统,计算所得以加速仿真生产力,并发现了至少10个关键性的系统级bug,这些故障过去只有在系统级环境中运行数十亿个周期后才能被发现。该系统使在早期使用灵活的高性能软硬件协同开发验证平台成为可能,并提供了强大的内置生产力性能,如热交换和-on-Demand。这些性能使计算所的开发人员能快速架设系统,比通过传统调试方法更容易地发现系统级bug。
计算所也利用Xtreme Ⅲ扩展其FPGA原型流程,以彻底解决其下一代多核的复杂性。Xtreme Ⅲ系统使编译与分区完全自动化,从实质上消除了大规模FPGA原型系统中常见的管脚限制和时序问题。Xtreme Ⅲ所提供的这一加速了的可扩展验证流程,为计算所的工程师提供了所需的验证吞吐量和易操作性,同时将在系统级环境下调试设计所要求的工作量降到。
“像Incisive Xtreme Ⅲ系统这样基于硬件的解决方案能为那些寻求更高生产力、可预测性及品质的公司带来巨大的价值,计算所在龙芯3号设计中的经验可作为这方面完美的例证之一。”Cadence公司中国及香港地区总经理刘国军表示。
Cadence Incisive Xtreme系列高性能、高容量加速器/可在行为级、RTL级和门级上加速设计的功能验证。Xtreme系列针对多用户、多地点、多用途系统而设计,可以与Incisive仿真环境结合,来进行验证规划,推进基于覆盖率的、以指标为导向的验证闭合。
版权与免责声明
凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,//tgdrjb.cn,违反者本网将追究相关法律责任。
本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。
如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。
- 揭秘嵌入式 MCU:浮点数据处理难点及应对策略2025/6/20 15:19:07
- 嵌入式通信 UART 大揭秘:经典面试题深度剖析2025/6/12 16:35:20
- 深度解析:STM32 ADC 自身误差来源大揭秘2025/6/6 16:08:32
- 嵌入式数模电中 MOS 管经典知识2025/5/26 16:26:08
- EMMC和NAND闪存的区别2025/4/30 16:52:00